运放学习中的疑问
来源:互联网 发布:055知乎 编辑:程序博客网 时间:2024/06/10 13:22
1、运放输出端加一小电阻的作用?
答:运放输出短路的保护方法很简单,只要用一个小电阻R串接于运放的输出端,如图所示,就能防止输出短路失效。如果这个电阻接到反馈环路内,如图中虚线所示,除输出电压明显下降外(负载为2kΩ时,图中数值情况下,Vo可下降10%),对电路的其它性能无任何影响。
这种电路还有一个优点,对于外接容性负载,电路也非常稳定。因此,即使集成运放内部已加限流电阻,也应在运放输出端外接一个小电阻。
2、运放的外围电阻为什么都是K欧级别的啊,为什么欧姆级别的不行啊?比如说反相比例运放,Rf/Ri=10;一般Rf=10k,Ri=1k;为什么Rf=1K,Ri=100欧不行呢?
答:这个问题与电耗有关。虽然小电阻噪声也小,但是电耗增加,就有不少毛病:
1、地线电流增加。这个不妨从各级运放耦合考虑一下它的害处,地线电流大,级间地电位差会增加。
2 电阻功耗增加。好象人们不太注意到这个的理解。实际上,以Rf为例输入与输出之间是存在电压的,而这个电压必然会在电阻上产生电流。如4V的输出,10k的电阻就有40mA,不能承受---你想想,一个运放的输出电流才多大?而用100k电阻,则只有4mA,情况完全不同。请注意二楼的回复,Rf实际上是输出负载(阻抗)的一部分,它是要从运放输出端消耗电流的。
3 小电阻增加源输出阻抗效应。输入阻抗电阻Ri往往要求越大越好,目的是想尽量避免源输出电阻的影响。相关理论,可以从书本上找到。而从源的角度上看,信号源回路电流大虽然能减小噪声影响,但接收器输入阻抗小也提出了源输出阻抗和线路阻抗的问题。所以,输入阻抗也是不能太小的。
总的来说,这些电阻的选择是涉及到一些矛盾的处理,要做一个折衷。
- 运放学习中的疑问
- 运放学习中的疑问
- 过程中的点点滴滴【学习疑问】
- 学习过程中的一些疑问
- cocos2d-x学习过程中的疑问
- SQL学习中的一些疑问(一)
- 记录下自己学习中的疑问
- 运放学习总结(一)
- 记录学习过程中的疑问和解决方案,不断提高自己
- Linux系统学习过程中的疑问(进程)
- C#中的一点疑问
- 实践中的疑问?
- 工作中的疑问?
- Drawable中的疑问
- 环境变量设置中的疑问
- PX4中的疑问
- 自学进程中的疑问
- Css中的一些疑问
- Poj 1755 Triathlon (半平面交求可行域)
- 从N个数中选取最大的前10个[php版]
- 理解B/S结构中服务端同步与异步机制的区别,通过使用ASP.Net异步处理节约队列时间成本,解决大并发量问题
- Console命令详解,让调试js代码变得更简单
- Python 中文处理 UTF-8
- 运放学习中的疑问
- PCI配置空间简介
- RabbitMQ学习之:(二)介绍 (转贴+我的评论)
- 建立ARM交叉编译环境
- ARC forbids explicit message send of ‘dealloc’的解决方案
- 水平分割 垂直分割 和 库表散列 概念 说明
- 字符串 string 操作
- IOS键盘处理
- Struts 2, 值在验证失败回到原来页面的时候会丢失的解决方案